This is stars and forks stats for /WangXuan95/Xilinx-FPGA-PCIe-XDMA-Tutorial repository. As of 26 Apr, 2024 this repository has 169 stars and 33 forks.
Xilinx FPGA PCIe-XDMA Tutorial Xilinx FPGA 的 PCIe 保姆级教程 ——基于 PCIe-XDMA IP核 引言 PCIe-XDMA (DMA Subsystem for PCIe) 是 Xilinx 提供给 FPGA 开发者的一种免费的、便于使用的 PCIe 通信 IP 核。图1是 PCIe-XDMA 应用的典型的系统框图, PCIe-XDMA IP核 的一端是 PCIe 接口,通过 FPGA 芯片的引脚连接到 Host-PC 的主板的 PCIe 插槽上;另一端是一个 AXI4-Master Port ,可以连接到 AXI slave 上,这个 AXI slave 可以是: 一个 AXI Block RAM (AXI BRAM) 或 AXI DDR controller 上,则整个 FPGA 可以看作一个 PCIe 内存设备,Host-PC 可以读写该内存; 一个硬件加速器,则 Host-PC 可以通过 PCIe 调用该加速器; AXI 桥 (例如 AXI interconnection) ,下游挂多个 AXI slave ,可以同时实现更多功能。 |------------|...
Xilinx FPGA PCIe-XDMA Tutorial Xilinx FPGA 的 PCIe 保姆级教程 ——基于 PCIe-XDMA IP核 引言 PCIe-XDMA (DMA Subsystem for PCIe) 是 Xilinx 提供给 FPGA 开发者的一种免费的、便于使用的 PCIe 通信 IP 核。图1是 PCIe-XDMA 应用的典型的系统框图, PCIe-XDMA IP核 的一端是 PCIe 接口,通过 FPGA 芯片的引脚连接到 Host-PC 的主板的 PCIe 插槽上;另一端是一个 AXI4-Master Port ,可以连接到 AXI slave 上,这个 AXI slave 可以是: 一个 AXI Block RAM (AXI BRAM) 或 AXI DDR controller 上,则整个 FPGA 可以看作一个 PCIe 内存设备,Host-PC 可以读写该内存; 一个硬件加速器,则 Host-PC 可以通过 PCIe 调用该加速器; AXI 桥 (例如 AXI interconnection) ,下游挂多个 AXI slave ,可以同时实现更多功能。 |------------|...
repo | techs | stars | weekly | forks | weekly |
---|---|---|---|---|---|
denis-g/windows10-latency-optimization | Batchfile | 178 | 0 | 27 | 0 |
pasqualerossi/42-School-Exam-Rank-02 | C | 350 | +8 | 82 | +1 |
LMP88959/NTSC-CRT | CCMake | 392 | 0 | 25 | 0 |
RavenSystem/esp-homekit-devices | CSWIGAssembly | 2.4k | 0 | 336 | 0 |
bernhardstrobl/Pico3D | CC++Python | 350 | 0 | 17 | 0 |
openai/retro | CC++Makefile | 3.2k | 0 | 506 | 0 |
skeeto/endlessh | CShellRoff | 6.3k | 0 | 254 | 0 |
intel/libva | CMakefileMeson | 566 | 0 | 296 | 0 |
betalgo/openai | C# | 2.3k | 0 | 430 | 0 |
luciusDXL/TheForceEngine | C++CAssembly | 823 | 0 | 54 | 0 |